封面
版权信息
前言
第1章 EDA技术概述
1.1 EDA技术及其发展历程
1.2 EDA技术的特征和优势
1.3 EDA设计的目标和流程
1.4 EDA技术与ASIC设计
- APP免费
1.5 硬件描述语言
- APP免费
1.6 EDA设计工具
- APP免费
1.7 EDA技术的发展趋势
- APP免费
习题1
- APP免费
第2章 可编程逻辑器件基础
- APP免费
2.1 概述
- APP免费
2.2 PLD器件的基本结构
- APP免费
2.3 CPLD/FPGA的结构特点
- APP免费
2.4 可编程逻辑器件的基本资源
- APP免费
2.5 可编程逻辑器件的编程器件
- APP免费
2.6 可编程逻辑器件的设计与开发
- APP免费
2.7 可编程逻辑器件的测试技术
- APP免费
习题2
- APP免费
第3章 典型FPGA/CPLD的结构与配置
- APP免费
3.1 Stratix高端FPGA系列
- APP免费
3.2 Cyclone低成本FPGA系列
- APP免费
3.3 ACEX 1K器件
- APP免费
3.4 典型CPLD器件
- APP免费
3.5 FPGA/CPLD的配置
- APP免费
习题3
- APP免费
第4章 原理图与宏功能模块设计
- APP免费
4.1 Quartus II原理图设计
- APP免费
4.2 Quartus II的优化设置
- APP免费
4.3 Quartus II的时序分析
- APP免费
4.4 宏功能模块设计
- APP免费
习题4
- APP免费
第5章 VHDL设计输入方式
- APP免费
5.1 Quartus II的VHDL输入设计
- APP免费
5.2 Synplify Pro的VHDL输入设计
- APP免费
5.3 Synplify的VHDL输入设计
- APP免费
习题5
- APP免费
第6章 VHDL结构与要素
- APP免费
6.1 实体
- APP免费
6.2 结构体
- APP免费
6.3 VHDL库
- APP免费
6.4 VHDL程序包
- APP免费
6.5 配置
- APP免费
6.6 VHDL文字规则
- APP免费
6.7 VHDL数据类型
- APP免费
6.8 VHDL操作符
- APP免费
6.9 数据对象
- APP免费
习题6
- APP免费
第7章 VHDL基本语句与基本设计
- APP免费
7.1 顺序语句
- APP免费
7.2 并行语句
- APP免费
7.3 VHDL组合逻辑电路设计
- APP免费
7.4 VHDL时序逻辑电路设计
- APP免费
习题7
- APP免费
第8章 VHDL设计进阶
- APP免费
8.1 VHDL行为描述方式
- APP免费
8.2 VHDL结构化描述方式
- APP免费
8.3 VHDL RTL描述方式
- APP免费
8.4 有限状态机(FSM)设计
- APP免费
习题8
- APP免费
第9章 数字接口实例及分析
- APP免费
9.1 ST-BUS总线接口设计
- APP免费
9.2 数字复接分接接口技术及设计
- APP免费
9.3 I2C接口设计
- APP免费
9.4 Uart控制器设计
- APP免费
习题9
- APP免费
第10章 通信算法实例及分析
- APP免费
10.1 伪随机序列的产生、检测设计
- APP免费
10.2 比特同步设计
- APP免费
10.3 基带差分编码设计
- APP免费
10.4 FIR滤波器设计
- APP免费
习题10
- APP免费
附录A EDA实验系统简介
- APP免费
(1)VGA口及其显示电路
- APP免费
(2)两路120MHz的高速D/A,一路20MHz的A/D和3dB带宽大于260MHz运放
- APP免费
(3)直流电机与步进电机及其步进细分控制电路
- APP免费
(4)RS-232、PS/2与并行通信接口电路
- APP免费
(5)ISP单片机与FPGA接口模块
- APP免费
(6)FPGA掉电保护配置电路与对配置器件的编程口ByteBlaster II
- APP免费
(7)系统多任务重配置(Multi-task Reconfiguration)电路系统
- APP免费
参考文献
更新时间:2019-01-01 06:39:20